Структурная схема ЭВМ - реферат

ОГЛАВЛЕНИЕ

1. СТРУКТУРНАЯ СХЕМА ЭВМ. ПОКОЛЕНИЯ ЭВМ 3

2. СИСТЕМЫ СЧИСЛЕНИЯ. 4

3. АРИФМЕТИЧЕСКИЕ Деяния НАД ДВОИЧНЫМИ ЧИСЛАМИ 6

3.1 Вычитание с применением оборотного кода. 6

3.2 Образование дополнительного кода. 7

4. УЗЛЫ ЭВМ. 7

5. СУММАТОР 8

6. Поочередный СУММАТОР 9

7. АРИФМЕТИКО - ЛОГИЧЕСКОЕ УСТРОЙСТВО (АЛУ) 10

8. ДЕШИФРАТОР 12

9. ПРЕОБРАЗОВАТЕЛИ С ЦИФРОВОЙ ИНДИКАЦИЕЙ 14

10. ПРЕОБРАЗОВАТЕЛЬ КОДА 8421 В 2421 15

11. ПРОГРАММИРУЕМАЯ ЛОГИЧЕСКАЯ МАТРИЦА (ПЛМ) 16

12. НАКАПЛИВАЮЩИЙ СУММАТОР 17

13. Главные МИКРОПРОЦЕССОРНЫЕ КОМПЛЕКТЫ 18

14. ТИПОВАЯ СТРУКТУРА ОБРАБАТЫВАЮЩЕЙ Структурная схема ЭВМ - реферат ЧАСТИ МП 21

15. МИКРО ЭВМ НА БАЗЕ МП К580 22

16. ФОРМАТЫ КОМАНД И Методы АДРЕСАЦИИ 24

17. ЦЕНТРАЛЬНЫЙ ПРОЦЕССОРНЫЙ ЭЛЕМЕНТ К580 26

18. СИСТЕМА СБОРА ДАННЫХ НА БАЗЕ МП К580 27

19. ЦЕНТРАЛЬНЫЙ ПРОЦЕССОРНЫЙ ЭЛЕМЕНТ (ЦПЭ) К589 29

20. БЛОК МИКРОПРОГРАММНОГО УПРАВЛЕНИЯ (БМУ). 30

21. СТРУКТУРНАЯ СХЕМА И ПРИНЦИП Деяния БЛОКА

МИКРОПРОГРАММНОГО УПРАВЛЕНИЯ (БМУ) 32

22. БЛОК ПРИОРИТЕТНОГО ПРЕРЫВАНИЯ (БПП) 34

23. СХЕМА УСКОРЕННОГО ПЕРЕНОСА (СУП) 35

24. СХЕМА ОДНОРАЗРЯДНОГО Структурная схема ЭВМ - реферат СУММАТОРА С ФОРМИРОВАНИЕМ

Числа ПЕРЕНОСА В СУП 36

25. ОРГАНИЗАЦИЯ ПАМЯТИ ЭВМ 37

26. Неизменные ЗАПОМИНАЮЩИЕ УСТРОЙСТВА (ПЗУ) 39

27. Наружные ЗАПОМИНАЮЩИЕ УСТРОЙСТВА (ВЗУ) 40

27.1 Способ записи без возврата к нулю 41

27.2 Фазовая модуляция. 41

27.3 Частотная модуляция. 42

28. УСТРОЙСТВА ВВОДА - ВЫВОДА Инфы 42

29. ВЫВОД Инфы НА Экран 43

30. ВЫВОД Инфы НА ТЕЛЕТАЙП 45

31. ИНТЕРФЕЙС 46

32. ОБМЕН ДАННЫМИ Меж ОПЕРАТИВНОЙ ПАМЯТЬЮ И

ПЕРИФЕРИЙНЫМИ УСТРОЙСТВАМИ (ПУ Структурная схема ЭВМ - реферат) 48

33. ОБМЕН ДАННЫМИ ПО ПРЕРЫВАНИЯМ 51

34. Спец УСТРОЙСТВА ИНТЕРФЕЙСА. АЦП 53

35. АЦП С Оборотной СВЯЗЬЮ (ОС) 54

36. АЦП СЛЕДЯЩЕГО ТИПА. 55

37. ЦАП С СУММИРОВАНИЕМ НАПРЯЖЕНИЯ НА ОПЕРАЦИОННОМ

УСИЛИТЕЛЕ (ОУ). 55

38. ПРИМЕНЕНИЕ МИКРО ЭВМ В СИСТЕМАХ Автоматического

УПРАВЛЕНИЯ (САУ) 56

39. СХЕМА СУММИРОВАНИЯ НАПРЯЖЕНИЯ НА АТТЕНЮАТОРЕ

СОПРОТИВЛЕНИЙ 58

40. ПРИМЕНЕНИЕ МИКРО ЭВМ В Устройствах (СПЕКТРОФОТОМЕТР) 58

41. ПРОГРАММНОЕ ОБЕСПЕЧЕНИЕ (ПО) ЭВМ. 60

42. ОПЕРАЦИОННАЯ СИСТЕМА ЭВМ 61

43. МИКРОПРОЦЕССОРНЫЙ Набор Структурная схема ЭВМ - реферат К 1804. 62

44. АССЕМБЛЕР К580 66

1. СТРУКТУРНАЯ СХЕМА ЭВМ. ПОКОЛЕНИЯ ЭВМ

Сотворено 4 поколения ЭВМ:

1. 1946 г. создание машины ЭНИАК на электрических лампах. Запоминающие устройства (ЗУ) были построены на электрических. лампах, электронно - лучевых трубках (ЭЛТ) и линиях задержки.

2. 60-е годы. ЭВМ построены на транзисторах, ЗУ на транзисторах, линиях задержки и ферритовых сердечниках.

3. 70-е Структурная схема ЭВМ - реферат годы. ЭВМ построены на интегральных микросхемах (ИМС). ЗУ на ИМС.

4. Начало создаваться с 1971 г. с изобретением процессора (МП). Построены на базе огромных интегральных схем (БИС) и сверх БИС (СБИС).

5-ое поколение ЭВМ строится по принципу людского мозга, управляется голосом, употребляется новенькая разработка на базе арсенида галлия.

ЭВМ созданы Структурная схема ЭВМ - реферат для обработки инфы и отображения результатов обработки. Для решения задачки должна быть написана программка.

Во время решения задачки программка и операнды (числа, над которыми делается операции) находятся в оперативки (ОЗУ). Быстродействие ОЗУ соизмеримо с быстродействием АЛУ. В процессе решения задачки АЛУ повсевременно ведет взаимодействие с ОЗУ, передавая в ОЗУ Структурная схема ЭВМ - реферат промежные и конечные результаты и получая из ОЗУ операнды деяния всех частей ЭВМ при решении задачки осуществляется под воздействием управляющих сигналов, вырабатываемых устройством управления в согласовании с программкой, записанной в ОЗУ.

ПЗУ создано для хранения стандартных программ, таких как sin и cos, констант , е.

Существует еще сверх ОЗУ (СОЗУ), которое обладает малым Структурная схема ЭВМ - реферат объемом и высочайшим быстродействием. СОЗУ применяется для краткосрочного хранения операндов и промежных результатов.

Качество ЭВМ определяется: объемом ОЗУ (т.е. количеством сразу хранимых в ОЗУ двоичных слов); быстродействием, определяемым количеством операций в сек. После выполнения задачки, программка и результаты через устройство вывода записываются во наружное ЗУ. В Структурная схема ЭВМ - реферат качестве наружных ЗУ употребляются магнитная лента, гибкий магнитный диск, магнитный барабан, перфолента, перфокарты. Программка вводится в ОЗУ с наружных ЗУ либо с клавиатуры через устройство ввода.

2. СИСТЕМЫ СЧИСЛЕНИЯ.

Основанием системы счисления именуют. число, в виде степеней которого может быть записано хоть какое число в данной системе счисления. Системы счисления Структурная схема ЭВМ - реферат, используемые в ЭВМ, нацелены на двоичную систему, т.к. основой ЭВМ является триггер, имеющий два устойчивых состояния.

В десятичной системе счисления основанием является. 10 и для записи чисел употребляют знаки 0...9.В двоичной системе основанием является. 2. Для записи чисел употребляются знаки 0 и 1.

Для перевода числа из десятичной системы в двоичную нужно поочередно Структурная схема ЭВМ - реферат разделять на два и итог записывать справа влево, начиная с последнего личного, включая остатки от деления.


Таблица 1

10

2

8

16

0

00

0

0

1

01

1

1

2

10

2

2

3

11

3

3

4

100

4

4

5

101

5

5

6

110

6

6

7

111

7

7

8

1000

10

8

9

1001

11

9

10

1010

12

A

11

1011

13

B

12

1100

14

C

13

1101

15

D

14

1110

16

E

15

1111

17

F

16

10000

20

10

В восьмеричной системе основанием является. 8. Для записи чисел употребляют знаки 0...7. Хоть какое число может быть записано как сумма степеней 8. Для перевода числа из десятичной системы в восьмеричную нужно поочередно разделять на Структурная схема ЭВМ - реферат 8.

Для перевода числа из двоичной системы в восьмеричную, необходимо отсчитывать справа влево по три разряда двоичного числа и записывать каждую группу из 3-х разрядов при помощи знаков 0...7.

Основанием в шестнадцатеричной системе является 16, для записи чисел употребляются знаки 0...9 и A...F. Для перевода из десятичной системы в шестнадцатеричную, нужно поочередно Структурная схема ЭВМ - реферат разделять на 16:

В хоть какой системе счисления ее основание записывается как 10. Для перевода числа из двоичной системы в шестнадцатеричную, необходимо отсчитывать справа влево по 4 разряда двоичного числа и записывать каждую группу разрядов при помощи знаков из Таблицы 1, в какой представлены соотношения меж числами в разных системах счисления.

3. АРИФМЕТИЧЕСКИЕ Деяния Структурная схема ЭВМ - реферат НАД ДВОИЧНЫМИ ЧИСЛАМИ

В принципе машина умеет только суммировать. Все другие арифметические деяния сводятся к арифметической операции суммирования, логическим операциям сдвига при умножении и делении. Вычитание заменяется суммированием в дополнительном либо оборотном коде.

Суммирование делается по правилам суммирования по модулю 2.

0 0 = 0

0 1 = 1

1 0 = 1

1 1 = 0 и 1 перенос в старший разряд.

3.1 Вычитание с применением оборотного кода.

Прямой Структурная схема ЭВМ - реферат код положительного числа совпадает с его оборотным и дополнительным кодом. Оборотный код отрицательного числа появляется инверсией единиц в нули и нулей в единицы. Если кол-во разрядов уменьшаемого и вычитаемого различное, то слева дописываются нули в прямом коде так, чтоб кол-во разрядов было идиентично.

Содержимое знаковых разрядов :

0.- для полож Структурная схема ЭВМ - реферат.

1.- для отриц.

Если итог выходит отрицательный, его необходимо конвертировать в прямой код; содержимое знакового разряда не инвертируется. Если в знаковом разряде наблюдается переполнение разрядной сетки, то единица переполнения добавляется к младшему уровню, а потом происходит переход к прямому коду.

3.2 Образование дополнительного кода.

Дополнительный код появляется из прямого кода инверсией Структурная схема ЭВМ - реферат и добавлением единицы к младшему уровню. Если итог вышел отрицательным, то чтоб получить прямой код нужно выполнить инверсию, а потом добавить единицу к младшему уровню. Единица переполнения знакового разряда при использовании дополнительного кода отбрасывается.

4. УЗЛЫ ЭВМ.

Узлы ЭВМ классифицируются на :

1. комбинационные - это узлы, выходные сигналы которых Структурная схема ЭВМ - реферат определяются только сигналом на входе, действующим в реальный момент времени (дешифратор). Выходной сигнал дешифратора зависит только от двоичного кода, поданного на вход в реальный момент времени. Комбинационные узлы именуют также автоматами без памяти.

2. последовательностные (автоматы с памятью) - это узлы, выходной сигнал которых зависит не только лишь от композиции входных Структурная схема ЭВМ - реферат. сигналов, действующих в реальный момент времени, да и от предшествующего состояния узла (счетчик).

3. программируемые узлы работают зависимо от того, какая программка в их записана. К примеру, программируемая логическая матрица (ПЛМ), которая зависимо от прожженной в ней программки может делать функции сумматора, дешифратора, ПЗУ.

5. СУММАТОР

Сумматор может быть построен как комбинационная Структурная схема ЭВМ - реферат схема -

поочередный сумматор и как

последовательностная схема -

накапливающий сумматор. Сумматор производит cуммирование цифр разрядов слагаемых и цифр переноса по правилам сложения по модулю 2. Работа сумматора строго регламентирована в согласовании с таблицей:

ai

bi

Pi

Si

Pi+1

0

0

0

0

0

0

0

1

1

0

0

1

0

1

0

0

1

1

0

1

1

0

0

1

0

1

0

1

0

1

1

1

0

0

1

1

1

1

1

1

6. Поочередный СУММАТОР

Поочередный сумматор производит суммирование слагаемых и цифр переноса поразрядно, начиная с младшего разряда. Основой его схемы является одноразрядный сумматор. Суммирование Структурная схема ЭВМ - реферат делается в одноразрядном сумматоре SM. Числа i-того разряда слагаемого и цифра переноса из младшего разряда передаются на вход сумматора сразу с приходом тактового импульса. Регистры 1 и 2 употребляются для приема и хранения цифр i-того разряда слагаемых. В D - триггере хранится цифра переноса из младшего разряда Структурная схема ЭВМ - реферат. Регистр 3 воспринимает и хранит цифру i-того суммы. С приходом тактового импульса из регистров 1, 2 и D - триггера разряда слагаемых и цифра переноса поступает на вход одноразрядного сумматора. Сразу регистр 3 освобождается для приема числа суммы.

В параллельном сумматоре все разряды операндов суммируются сразу, но быстродействие понижается за счет времени передачи числа переноса из Структурная схема ЭВМ - реферат младшего разряда.

7. АРИФМЕТИКО - ЛОГИЧЕСКОЕ УСТРОЙСТВО (АЛУ)

АЛУ создано для выполнения арифметических и логических операций над операндами. АЛУ классифицируются последующим образом:

1. По методу действий над операндами. Бывают АЛУ поочередного и параллельного деяния. В поочередных АЛУ деяния над операндами выполняются поочередно разряд за разрядом начиная с младшего. В параллельных АЛУ все Структурная схема ЭВМ - реферат разряды операндов обрабатываются сразу.

2. По виду обрабатываемых чисел АЛУ могут создавать операции над двоичными числами с фиксированной либо плавающей запятой и над двоично- десятичными числами.

Любая десятичная цифра записывается 4-мя разрядами двоичного кода.

1971

0001 1001 0111 0001

АЛУ при действии над двоично-десятичными числами должны содержать схему десятичной корректировки. Схема десятичной корректировки Структурная схема ЭВМ - реферат конвертирует приобретенный итог таким макаром, чтоб каждый двоично-десятичный разряд не содержал цифру больше 9.

При записи числа с фиксированной запятой запятая фиксируется после младшего разряда, если число целое, и перед старшим, если число меньше 1.

При записи чисел с плавающей запятой выделяется целая часть, которая именуется мантиссой, и показатель Структурная схема ЭВМ - реферат степени, который охарактеризовывает положение запятой.

37 и 0.37 - с фиксированной запятой

37*10^-2 - с плавающей запятой

3. По организации действий над операндами различают блочные и функциональные АЛУ

В блочных АЛУ отдельные блоки созданы для действий над двоично-десятичными числами, раздельно для действий над числами с фиксированной запятой, раздельно с плавающей запятой.

В функциональных АЛУ одни и те Структурная схема ЭВМ - реферат же блоки обрабатывают числа с фиксированной запятой, плавающей запятой и двоично-десятичные числа.

Многофункциональное АЛУ

Клапаны К1 и К2 объединяют сумматоры 1,2 и 3 для действий над числами с фиксированной запятой.

Для действий над числами с плавающей запятой клапан К2 соединяет воединыжды сумматоры 2 и 3 для обработки мантисс, а клапан К1 отсоединяет 1-ый Структурная схема ЭВМ - реферат сумматор от второго. Сумматор 1 обрабатывает порядки.

4. По структуре АЛУ бывают с конкретными связями и многосвязными. АЛУ с конкретной связью В многосвязных АЛУ входы и выходы регистров приемников и источников инфы подсоединяются к одной шине. Рассредотачивание входных и выходных сигналов происходит под действием управляющих сигналов.

В АЛУ Структурная схема ЭВМ - реферат с конкретной связью вход регистра приемника связан с выходом регистра источника операндов и регистра, в каком происходит обработка.

К примеру, в этой схеме суммирование происходит так: операнды подаются в регистр 1. Регистр 2 является накапливающим сумматором либо автоматом с памятью. Он суммирует слагаемые, поступающие в различные моменты времени и передает итог в Структурная схема ЭВМ - реферат регистр 3.

Умножение в этом АЛУ происходит так: множимое помещают в регистр 4, множитель - в регистр 1. Регистры 2 и 3 являются не считая того сдвигающими

регистрами. Зависимо от содержимого разряда множителя, множимое двигается на один разряд, если множитель содержит 1, и на два, если множитель содержит 0. Эти личные произведения суммируются в регистре 2.

8. ДЕШИФРАТОР

Дешифратор предназначен для преобразования Структурная схема ЭВМ - реферат двоичного кода на входе в управляющий сигнал на одном из выходов. Если входов n то выходных шин должно быть N = 2^n.

X1

X2

X3

Z0

Z1

Z2

Z3

Z4

Z5

Z6

Z7

0

0

0

1

0

0

0

0

0

0

0

0

0

1

0

1

0

0

0

0

0

0

0

1

0

0

0

1

0

0

0

0

0

0

1

1

0

0

0

1

0

0

0

0

1

0

0

0

0

0

0

1

0

0

0

1

0

1

0

0

0

0

0

1

0

0

1

1

0

0

0

0

0

0

0

1

0

1

1

1

0

0

0

0

0

0

0

1

Зависимо от количества разрядов входного числа и от количества входов частей, на которых построен дешифратор. Дешифраторы могут быть Структурная схема ЭВМ - реферат линейные, у каких все переменные Х1, Х2, Х3 подаются на вход сразу.

Их быстродействие больше, но более 3-х переменных сразу подать нельзя, потому почаще используются многокаскадные дешифраторы. Количество частей в каждом последующем разряде больше, чем в прошлом.

На вход первого каскада подается один слог, на вход последующего каскада Структурная схема ЭВМ - реферат 2-ой слог и результаты коньюнкций, сделанных в первом каскаде.

Простой линейный дешифратор можно выстроить на диодной матрице:


В этой схеме употребляется отрицательная логика. При подаче "1" на анод диодика он запирается. Если закрыты все 3 диодика, подсоединенные к одной гориз. полосы то на этой полосы потенциал -Е, соответственный уровню "1".

Многокаскадный дешифратор можно Структурная схема ЭВМ - реферат организовать вот таким макаром:

Два линейных дешифратора обрабатывают по 2 слова. В последнем каскаде образуются конъюнкции вых. сигнала первого каскада. Многокаскадные дешифраторы владеют наименьшим быстродействием.

9. ПРЕОБРАЗОВАТЕЛИ С ЦИФРОВОЙ ИНДИКАЦИЕЙ

Схема устроена так, что управляющий. сигнал = 1 гасит соответственный элемент Z (Zn соотв Yn). Преобразователь работает в согласовании с таблицей:

деся Структурная схема ЭВМ - реферат-тичн.

"8421"

cостояние эл-тов Z1-Z7 (Y1 - Y7)

X4

X3

X2

X1

Y1

Y2

Y3

Y4

Y5

Y6

Y7

0

0

0

0

0

0

0

0

0

0

0

1

1

0

0

0

1

1

0

0

1

1

1

1

2

0

0

1

0

0

0

1

0

0

1

0

3

0

0

1

1

0

0

0

0

1

1

0

4

0

1

0

0

1

0

0

1

1

0

0

5

0

1

0

1

0

1

0

0

1

0

0

6

0

1

1

0

0

1

0

0

0

0

0

7

0

1

1

1

0

0

0

1

1

1

1

8

1

0

0

0

0

0

0

0

0

0

0

9

1

0

0

1

0

0

0

0

1

0

0

Схема преобразователя с цифровой индикацией :

10. ПРЕОБРАЗОВАТЕЛЬ КОДА 8421 В 2421

Код 2421 появляется из кода 8421. До 4-х он повторяет код 8421, а далее появляется как инверсия дополнения до 9-и. Код 8421 является двоично-десятичным кодом Структурная схема ЭВМ - реферат, где коэффициенты 8,4,2 и 1 являются весовыми коэффициентами, т.е. соответствуют "цены" каждого разряда. Сочетания: 1010, 1011, 1100, 1101, 1110, 1111

являются нелегальными. Преобразователи кодов используются в системах интерфейсов.

8421

2421

X4

X3

X2

X1

Y4

Y3

Y2

Y1

0

0

0

0

0

0

0

0

0

0

0

1

0

0

0

1

0

0

1

0

0

0

1

0

0

0

1

1

0

0

1

1

0

1

0

0

0

1

0

0

0

1

0

1

1

0

1

1

0

1

1

0

1

1

0

0

0

1

1

1

1

1

0

1

1

0

0

0

1

1

1

0

1

0

0

1

1

1

1

1

11. ПРОГРАММИРУЕМАЯ ЛОГИЧЕСКАЯ МАТРИЦА

(ПЛМ)

ПЛМ является узлом ЭВМ, функционирование которого определяется программкой, записанной в него. ПЛМ может употребляться в качестве дешифратора Структурная схема ЭВМ - реферат ПЗУ, к примеру в МП К580, в качестве ПЗУ управляющей памяти.

При записи программки в ПЛМ прожигаются плавкие предохранители, соединяющие транзисторы МДП с шинами матрицы. Матрица М1 именуется матрицей конъюнкции. На горизонтальные шины подаются переменные. На вертикальных шинах образуются конъюнкции. На

вертикальных шинах возникает единичный сигнал только тогда, когда Структурная схема ЭВМ - реферат все транзисторы, включенные в узлы матрицы и подсоединенные к этой шине закрыты. В узлах матрицы врубаются транзисторы МДП.

Прожигание программки в согласовании с предназначением матрицы заключается в том, что прожигается плавкий предохранитель и транзистор, подсоединяется к узлу матрицы. Если на входы транзисторов подать нули, то они будут закрыты. Матрица Структурная схема ЭВМ - реферат М2 именуется матрицей дизъюнкции. На ее горизонтальных шинах возникает сигнал в этом случае, если снимать сигнал через инвертор.

12. НАКАПЛИВАЮЩИЙ СУММАТОР

Накапливающий сумматор является автоматом с памятью, т.е. слагаемые могут приходить попеременно в произвольные моменты времени и запоминаться в линиях задержки либо в триггерах. Накапливающий. сумматор применяется в асинхронных устройствах, в Структурная схема ЭВМ - реферат каких слагаемые не привязаны к тактам тактового генератора.

С приходом слагаемого аi=1 элемент "Либо" устанавливается в "1", триггер устанавливается. в "1". Если bi=1 и приходит через какое-то время после ai, то оно запоминается в полосы задержки и

сразу bi опрокидывает триггер в "0". На инверсном выходе триггера устанавливается "1", как следует Структурная схема ЭВМ - реферат на вторую схему "И" подаются две единицы, как следует на выходе 2-ой схемы "Либо" формируется цифра переноса в старший разряд, равная "1". Если Pi=0, то цифра суммы, которая снимается с прямого выхода триггера, равна "0". Если Pi=1, то сумма Si=1.

ai

bi

Pi

Si

Pi+1

0

0

0

0

0

0

0

1

1

0

0

1

0

1

0

0

1

1

0

1

1

0

0

1

0

1

0

1

0

1

1

1

0

0

1

1

1

1

1

1

13. Главные МИКРОПРОЦЕССОРНЫЕ КОМПЛЕКТЫ.

Современные процессоры (МП)

МП делает функции микропроцессора ЭВМ Структурная схема ЭВМ - реферат, т.е. управляет процессом управляет процессом выполнения операций и делает их. МП может быть реализован на одном либо нескольких кристаллах. Обычно микропроцессор содержит АЛУ, управляющую память. МП выбирает команду из памяти, дешифрует, делает ее, производит арифметические и логические операции, получает данные из устройств ввода и отправляет их на устройства Структурная схема ЭВМ - реферат вывода. МП вкупе с памятью и каналами ввода - вывода является ЭВМ.

МП могут быть однокристальные, многокристальные и секционированные. Однокристальные МП делаются на базе МДП - технологии, а секционированные и многокристальные - на базе биполярных транзисторов.

МДП - транзисторы потребляют меньше энергии, но владеют наименьшим быстродействием по сопоставлению с биполярными транзисторами. В однокристальном Структурная схема ЭВМ - реферат МП функции управления, операционная часть и устройство управления реализованы на одном кристалле, а в многокристальном - на различных кристаллах. В секционированных устройство управления, управляющая память и АЛУ реализованы на одном кристалле, но малой разрядности. Для роста разрядности следует соединять воединыжды в параллель несколько МП.

МП, как функциональное устройство Структурная схема ЭВМ - реферат ЭВМ характеризуется форматом обработки данных и команд, количеством команд, способом адресации данных, числом внутренних регистров общего предназначения (РОН), способностями организации и адресации стека, параметрами памяти, построением систем прерывания программки, системами ввода - вывода, системами интерфейса.

серия

базисная

разработка

разряд

число БИС

либо ИС

К536

Р МДП

8

12

К580

n МДП

8

3

К581

n МДП

16

4

К584

ИЛ

4n

3

К586

n МДП

16

4

К587

К МДП

4n

4

К588

К Структурная схема ЭВМ - реферат МДП

16

3

К589

ТТЛ ДШ

2n

8

К1800

ЭСЛ

4n

8

К1801

n МДП

16

2

К1810

n МДП

16

3

К1883

n МДП

8n

4

КР1802

ТТЛШ

8n

11

КР1804

ТТЛШ

4n

4

МП относится к числу программируемых устройств ЭВМ. МП, выполняющий последовательность микроопераций, обладает большей логической и многофункциональной гибкостью, чем агрессивно закоммутированные микропроцессоры ЭВМ. Изменяя содержимое ПЗУ и ПЛМ, можно настраиваться на выполнение требований определенной задачки. МП - набор - это набор БИС Структурная схема ЭВМ - реферат, функционально сопрягаемых и используемых для построения микроЭВМ. В МП - комплектах К587, К588 устройство управления реализовано на базе ПЛМ. В МП - комплекте К580 имеется БИС, в какой реализован центральный микропроцессор, устройство управления и РОН.

Управляющая память, содержащая микропрограмму из 78 команд, предусмотренных для данного МП, реализована на ПЛМ и находится в Структурная схема ЭВМ - реферат одной БИС с центральным микропроцессором и устройством управления. В МП комплекте К589 устройство управления строится в виде микропрограммного управления на базе входящих в набор БИС. Это позволяет воплотить потребителю требуемый ему набор команд.

МП - комплекты К580, К586 содержат однокристальный МП. Однокристальные МП используются в простых устройствах цифровой автоматики и Структурная схема ЭВМ - реферат в качестве микроконтроллеров.

Контроллер - устройство управления вводом - выводом. Многокристальные МП - комплекты КР1802 и секционированные КР1804 созданы для построения микроЭВМ и систем быстродействующей автоматики. Серия К1806, построенная по КМОП - технологии обширно применяется в радиотехническом оборудовании судов. Она имеет сопряжение с наружной памятью на жестких дисках при помощи контроллера, соединяющего Структурная схема ЭВМ - реферат 4 диска

Применение МП :

1. Интегрированные системы контроля и управления. МП встраиваются в оборудование, не оснащаются наружными устройствами и содержат спец. пульт управения и ПЗУ управляющее программкой

2. Локальные системы скопления и обработки инфы. Локальные - т.е. расположенные на рабочем месте системы скопления и обработки инфы, осуществляющие информационное обеспечение профессионалов и управляющих. Локальные системы, присоединенные Структурная схема ЭВМ - реферат к огромным ЭВМ с огромным объемом памяти, что позволяет сделать автоматическую систему информационного обеспечения.

3. Распределенные системы управления сложными объектами. В распределенных системах схемы обработки данных и МП размещаются поблизости источников инфы (движки и т.д.). Они связаны с центральной системой обработки и скопления данных.

4. Распределенные системы параллельных вычислений. В Структурная схема ЭВМ - реферат этом случае, если позволяет метод решения задачки, несколько микропроцессоров проводят выполнения данной задачки.

МП и микроЭВМ употребляются в системах управления радиотехническим оборудованием судов. Микро ЭВМ решает навигационные задачки, распознает цели, решает оперативно - технические задачки, делает автоматическое слежение за целью и т.д.

14. ТИПОВАЯ СТРУКТУРА ОБРАБАТЫВАЮЩЕЙ ЧАСТИ МП

А Структурная схема ЭВМ - реферат - аккумулятор

СК - счетчик команд

РК - регистр команд

РАП - регистр адреса памяти

РДП - регистр данных памяти

Процесс выполнения команды состоит из 2-х циклов: цикла подборки и исполнительного цикла. Цикл подборки начинается со считывания из счетчика команд номера ячейки ОЗУ, содержащей код команды. После считывания содержимое счетчика команд сходу возрастает на 1. Номер ячейки ОЗУ передается через регистр Структурная схема ЭВМ - реферат адреса памяти и адресную шину в дешифратор ОЗУ.

Дешифратор ОЗУ выбирает ячейку ОЗУ, содержащую код команды. Код команды считывается из ОЗУ и через шину данных передается в регистр данных памяти. Из регистра данных памяти код команды передается в регистр команд где он хранится до конца выполнения команды и через аккумулятор Структурная схема ЭВМ - реферат код команды передается в АЛУ. АЛУ анализирует код команды и если не надо дополнительного воззвания к памяти перебегает к исполнительному циклу.

Если же необходимо дополнительное воззвание к памяти, то МП перебегает ко второму машинному циклу, который так же начинается с цикла подборки. МП запрашивает в ОЗУ дополнительные данные и Структурная схема ЭВМ - реферат делает команды.

Команды могут производиться за 1,2 либо 3 машинных цикла. В каждом машинном цикле происходит только одно воззвание к памяти. Выполнение команды происходит под управлением сигналов, вырабатываемых устройством управления. При выполнении команды АЛУ ведет взаимодействие с РОН. РОН употребляются для краткосрочного хранения операндов и результатов.

Триггеры состояния говорят о Структурная схема ЭВМ - реферат последующих состояниях МП: обнуление аккума, содержимое знакового разряда, переполнение разрядной сетки, числа переносов из 8-го и 4-го разрядов, содержимое разряда контроля на четность и нечетность. Адресная шина является однонаправленной, а шина данных - двунаправленной. СТЕК - особенный вид памяти, расширяющий многофункциональные способности МП. К примеру при выполнении прерывающей программки в Структурная схема ЭВМ - реферат СТЕК помещается номер команды возврата и итог выполнения последней команды перед переходом к выполнению прерывающей программки.

15. МИКРО ЭВМ НА БАЗЕ МП К580

Чтоб выстроить микроЭВМ нужно дополнить МП БИСами памяти, УВВ интерфейса, при этом они должны сопрягаться с МП по входным и вых. сигналам, по принятому коду для данного Структурная схема ЭВМ - реферат МП. При выполнении программки, программка хранится в ОЗУ. Если набор действий МП при выполнении программки ограничен и однотипен, как к примеру в системах управления станков с ЧПУ, то программка хранится в ПЗУ. Если объем памяти ОЗУ недостаточен, то программка может хранится во наружном запоминающем устройстве, к примеру в магнитном носителе инфы.

Процесс Структурная схема ЭВМ - реферат выполнения программки МП связан с тактами генератора тактовых импульсов (ГТИ). МП работает в синхронном режиме. ГТИ делает две импульсных последовательности Ф1 и Ф2 амплитудой 12 В и частотой 2МГц. В такте t1 импульсной последовательности Ф1 счетчик команд МП отправляет через шину адреса номер ячейки ОЗУ, ПЗУ либо Структурная схема ЭВМ - реферат УВВ, содержащих код команды. В такте t2 МП ожидает сигнал "готовности" от ОЗУ. Этот сигнал значит, что дешифратор ОЗУ избрал подходящую ячейку и код команды считан. Если сигнал "готовность" не приходит, то такт t2 повторяется до того времени, пока сигнал не придет. В такте t3 МП воспринимает код команды Структурная схема ЭВМ - реферат и передает его в АЛУ. В такте t4 код команды анализируется и если ненужно дополнительное воззвание к памяти, то в такте t5 команда производится. Если такое воззвание нужно, то тактом t4 завершается 1-й машинный цикл. Начинается 2-ой машинный цикл тактом t1, в каком происходит воззвание к памяти. В такте t Структурная схема ЭВМ - реферат2 второго маш. цикла МП ожидает сигнала готовности от ОЗУ и в такте t3 делает команду. В каждом машинном такте происходит только одно воззвание к памяти. Последовательность Ф2 употребляется для формирования синхроимпульсов на фоне которых формируется строб состояния.

16. ФОРМАТЫ КОМАНД И Методы АДРЕСАЦИИ

Формат команды определяется разрядностью МП. У МП К580, который Структурная схема ЭВМ - реферат является 8-ми разрядным, однобайтовые команды имеют формат 8 разрядов, 2-х байтовые -16, 3-х байтовые -24. Команда должна содержать код операции, адресок первого и второго операнда, адресок результата, адресок последующей команды. МП К580 является 8-ми разрядным, потому нужно уменьшить кол-во данных, содержащихся в коде команды. Один из операндов всегда помещается в Структурная схема ЭВМ - реферат аккумулятор, потому его адресок не указывается. Итог помещают по адресу 1-го из операндов, адресок тоже не указывают. Адресок последующей команды формируется добавлением единицы к содержимому счетчика команд, т.к. команда программки записывается в поочередных ячейках ОЗУ. Код команды должен содержать код операции и адресок 1-го из операндов. Кол-во операций существенно Структурная схема ЭВМ - реферат меньше чем кол-во команд. Это разъясняется тем, что операнд может быть помещен в РОН, ячейку ОЗУ либо содержится в самой команде. В МП К580 употребляются последующие методы адресации операнда:

1. Ровная, при которой в коде команды указывается номер РОН, содержащего операнд:

мнемоника

команды

кодовая

композиция

выполняемая

операция

MOV C, D

01 001 010

C (D)

ADD D

10 000 010

A (A Структурная схема ЭВМ - реферат)+(D)

1-ая команда - команда пересылки содержимого регистра D в регистр C . Регистры общего предназначения: B, C, D, E, H, L, ячейка памяти М и аккумулятор А при воззвании к ним имеют номера:

01 - код операции

001 - номер регистра С

010 - номер регистра В

B

000

C

001

D

010

E

011

H

100

L

101

M

110

A

111

2-ая команда - сложение содержимого регистра D с содержимым аккума и итог помещается Структурная схема ЭВМ - реферат в аккумулятор.

10000 - код операции

010 - номер регистра D

2. Конкретная адресация

Операнд указывается во 2-м, либо во 2-м и 3-ем б команды.

а. Сложение ADI B1 11 000 110 А (A)+(B2)

B2 01 001 100 (B2)=4C (16)

б. Пересылка MVID B1 00 010 110 D (B2)

B2 01 001 110 (B2)=4E (16)

в. Загрузка LXID B1 00 010 011 D (B3); E (B2)

B2 01 100 101 (B2)=65 (16)

B3 10 100 101 (B3)=A Структурная схема ЭВМ - реферат5 (16)

3. Косвенная адресация

В коде команды указывается номер регистра РОН, содержащего номер ячейки ОЗУ, содержащей операнд :

LDAX B 00 001 010 A [(BC)]

STAX B 00 000 010 [(BC)] (A)

17. ЦЕНТРАЛЬНЫЙ ПРОЦЕССОРНЫЙ ЭЛЕМЕНТ К580

МП К580 - однокристальный, 8-ми разрядный, основан на принципе управления жесткой логики. РОН В, C, D, E, H, L, устройство управления и операционная часть Структурная схема ЭВМ - реферат реализованы в одном кристалле. 6 регистров общего предназначения и аккумулятор являются программно доступными, т.е. при написании программки программер может к ним обращаться. Регистры W, Z и буферные регистры являются программно труднодоступными, т.е. они участвуют в выполнении программки, но программер к ним обратиться не может. РОН являются 8-ми разрядными Структурная схема ЭВМ - реферат. Если операции совершаются над 16-ти разрядными операндами, то РОН соединяются воединыжды попарно. Регистры указателя стека, счетчик команд и регистр адреса являются 16-ти разрядными. Указатель стека содержит номер верхней занятой ячейки стека. При записи инфы в стек содержимое указателя стека миниатюризируется на 1, а при считывании возрастает на 1. Счетчик команд содержит номер Структурная схема ЭВМ - реферат ячейки ОЗУ, содержащей последующую команду. При считывании из счетчика команд номера ячейки команд содержимое счетчика увелич. на 1.

Регистр адреса служит для передачи содержимого счетчика команд через шину адреса и буфер адреса в ОЗУ.

Устройство управления содержит регистр команд, дешифратор команд и управляющее устройство, в которое заходит Структурная схема ЭВМ - реферат ПЛМ, содержащая управляющую память.

Управляющая память содержит микропрограммы всех 78-ми команд для данного МП. АЛУ дополняется схемой десятичной корректировки для действий над двоично-

десятичными числами. При действиях над двоично - десятичными т.е. при использовании кода 8421 очень допустимая композиция 1001 (т.е.9), но при использовании 4-х двоичных разрядов очень вероятное число 1111 (т.е Структурная схема ЭВМ - реферат.15). Схема десятичной корректировки отбирает 6 и сформировывает цифру переноса в старший разряд. На управляющее устройство поступают последовательности Ф1 и Ф2 тактового генератора, сигнал готовности от ОЗУ, ПЗУ либо УВВ к приему либо передаче данных. Сигнал запроса на прерывание от наружных запоминающих устройств. Сигналы захвата, сброса так же формируются Структурная схема ЭВМ - реферат ВЗУ. МП сформировывает сигнал разрешение прерывания и продолжает делать текущую команду и по окончании текущей команды МП перебегает к ублажению запроса о прерывании. Сигнал ожидания, сформированный МП значит, что он ожидает сигнала готовности от ОЗУ, ПЗУ либо ВЗУ. Регистр признаков является 5-ти разрядным. Он говорит о последующем состоянии МП - обнуление, переполнении разрядной Структурная схема ЭВМ - реферат сетки, содержимое знакового разряда, содержимое разряда контроля на четность - нечетность и формирование числа переноса из 8-го и 4-го разряда.

18. СИСТЕМА СБОРА ДАННЫХ НА БАЗЕ МП К580

Эта система создана для поочередного опроса 8-ми аналоговых датчиков и передачи инфы в ОЗУ. Опрос датчиков преобразования аналоговой инфы в цифровую, запись Структурная схема ЭВМ - реферат инфы в ОЗУ делается под управлением МП.

Номер опрашиваемого датчика формируется в одном из РОН, в главном в регистре В. В 8-ми разрядном регистре в 5-ти старших разрядах записываются единицы, а в 3-х младших разрядах - номер датчика. Сначало в регистре В записано число F8 в 16-тиричной системе исчисления:

11111000=F8

001

010

При Структурная схема ЭВМ - реферат опросе каждого датчика содержимое регистра В возрастает на 1. При опросе последнего датчика в регистре записывается число FF = 11111111.

Добавление последующей 1 обнуляет регистр В. На выходе триггера нуля TZ возникает 1. Номер ячейки ОЗУ, в которую должен быть записан итог опроса датчика, содержится в паре РОН, к примеру, в регистрах HL.

Метод Структурная схема ЭВМ - реферат работы системы сбора данных:

к примеру будем считать, что 1-ая занятая ячейка ОЗУ имеет номер 1350 в шестнадцатиричной системе. В нее будет помещен итог опроса 1-го датчика с номером 000. Через аккумулятор и шину данных номер датчика подается на устройство вывода 1 (УВ1). УВ1 подает номер датчика на коммутатор. Коммутатор Структурная схема ЭВМ - реферат опрашивает подходящий датчик и передает аналоговый сигнал на АЦП. АЦП конвертирует аналог. сигнал в цифровой и передает цифровой сигнал на УВВ1. Если в первом такте импульсной последовательности Ф1 МП передает номер датчика, то во 2-м такте он ждет прихода сигнала окончания преобразования от АЦП. Сигнал окончания равный 1 передается через УВВ2, через Структурная схема ЭВМ - реферат шину данных в аккумулятор. Наличие сигнала окончания аккумулятор инспектирует операцией повторяющегося сдвига на право. Если сигнал окончания пришел, то при сдвиге на право 1 из младшего разряда аккума передается в триггер сдвига ТС, триггер сдвига опрокидывается в состояние 1 и данные из устройства ввода 1 по шине данных передаются в аккумулятор, а Структурная схема ЭВМ - реферат из него в ячейку ОЗУ. Содержимое пары регистров HL и регистра В возрастает. на 1, при всем этом формируется номер последующего датчика и номер ячейки, куда должен быть помещен последующий итог.

19. ЦЕНТРАЛЬНЫЙ ПРОЦЕССОРНЫЙ ЭЛЕМЕНТ (ЦПЭ) К589

МП. набор К589 построен по принципу микропрограммного управления, т.е. один и тот Структурная схема ЭВМ - реферат же набор микросхем делает различные функции при решении задачки зависимо от микропрограммы, записанной в ПЗУ. Микропроцессорный набор К589 является многосекционным, т.е. любая 2-х разрядная секция центрального процессорного элемента содержит АЛУ и РОН. Т.к. МП является 2-х разрядным, то для обработки многоразрядных данных нужно соединить в Структурная схема ЭВМ - реферат параллель несколько ЦПЭ. ЦПЭ К580 является асинхронным устройством. Синхронизирующий сигнал "С" нужен только для открывания триггеров РОН.

Обработка инфы делается в АЛУ. Данные в АЛУ поступают через мультиплексоры А и В. Для временного хранения инфы употребляются регистры общего предназначения R0...R9, аккумулятор и регистр "Т", близкий по функциям к аккуму Структурная схема ЭВМ - реферат. Выбор регистра, на который передается информация, осуществляется при помощи демультиплексора. Информация с регистров передается через мультиплексор. Мультиплексор А передает на вход АЛУ либо данные с шины данных М0 М1 либо с вых. аккума. либо с 1-го из РОН. Мультиплексор В передает на вход АЛУ поразрядные конъюнкции данных с Структурная схема ЭВМ - реферат наружной шины В2 В0 и шины К1 К0 либо данных с вых. аккума. К1 К0 либо константы с К1 К0. Шина К1 К0 служит для выделения либо комуфлирования (запрета) какого - или разряда данных с вых. аккума. либо с шины В1 В0.

Работа ЦПЭ осуществляется в согласовании МК ЦПЭ F6...F0, которая Структурная схема ЭВМ - реферат является. частью МК микро ЭВМ. Т.к. для обработки данных АЛУ соединяются воединыжды параллельно, то АЛУ должно сформировывать сигналы сдвига на право (входной - СП1, выходной - СП0) и сигнал переноса (входной - С1, выходной - С0).

Сигналы X и Y управляют схемой ускоренного переноса, в какой формируется цифра переноса сразу с образованием Структурная схема ЭВМ - реферат суммы разрядов чисел.

Выходной буфер ВБ3 открыт только при подаче числа переноса, в других случаях открыт вых. буфер ВБ4. Выходные данные из 2-х разрядного регистра адреса и 2-х разрядного аккума передаются через вых. буферы 1 и 2 на шину адреса А1 А0 и на шину данных Д1 Д0 только при Структурная схема ЭВМ - реферат подаче сигналов разрешения выдачи адреса ВА и выдачи данных ВД.

При наличии высочайшего уровня синхросигнала (1) триггеры открыты для приема инфы. На отрицательном. фронте синхросигнала происходит передача данных с выходных триггеров.

20. БЛОК МИКРОПРОГРАММНОГО УПРАВЛЕНИЯ (БМУ).

Структура микрокоманд.

Из ОЗУ в блок микропрограммного управления (БМУ) поступает код команды, содержащий адресок Структурная схема ЭВМ - реферат первой микрокоманды (МК) микропрограммы выполнения данной команды. Эта микропрограмма записана в управляющей памяти, входящей в состав устройства управления. По обозначенному адресу считывается из управляющей памяти МК для всего микропроцессорного устройства. Эта МК содержит МК СРП БМУ, микрокоманду ОЗУ, МК устройства ввода - вывода.

МК

ЦПЭ

МК

БМУ

МК

ОП

МК

УВВ

...

Сформированные МК передаются на надлежащие узлы микропро Структурная схема ЭВМ - реферат-цессорного устройства. БМУ служит для формирования адреса последующей МК. Если нет никаких условных переходов, то последующая МК считывается из последующей ячейки ПЗУ, на котором организована управляющая память. МК БМУ содержит поле условных переходов УА6...УА0, в каком записывается адресок последующей МК; поле управления признаками УФ3...УФ0 и поле Структурная схема ЭВМ - реферат управления загрузкой микрокоманды ЗМ.

Поле управления признаками показывает вид перехода: условный, бесспорный и метод формирования адреса последующей МК при наличии условного перехода. Управляющие сигналы для управления признаками - это сигнал переноса и сигнал сдвига на право. При наличии в поле управления загрузкой ЗМ = 1, адресок МК загружается в регистр адреса МК Структурная схема ЭВМ - реферат. МК БМУ:

Поле условных переходов YA6 ... YA0

Поле управления признаками УФ3 ... УФ0

Поле управления загрузкой ЗМ

МК операционного устройства содержит код микрооперации F6...F4, номер регистра общего предназначения F3...F0, который является приемником либо источником инфы. Маскирующий сигнал К, в общем случае является двухразрядным, ВА - сигнал разрешения выдачи адреса Структурная схема ЭВМ - реферат и ВД - сигнал разрешения выдачи данных. МК ОУ:

F6...F4

F3...F0

K

BA

ВД

21. СТРУКТУРНАЯ СХЕМА И ПРИНЦИП Деяния

БЛОКА МИКРОПРОГРАММНОГО УПРАВЛЕНИЯ (БМУ)

На входы K7...K0 БМУ подается код команды, который является адресом первой микрокоманды (МК) микропрограммы выполняемой команды.

По сигналу ЗМ=1 адресок первой команды загружается в регистр адреса МК Структурная схема ЭВМ - реферат. Регистр позволяет адресовать 4-х разрядный номер колонки (16 колонок) и 5-ти разрядный. номер строчки (32 строчки).

Код К7...К0 - 8-ми разрядный, потому сначало в старшем разряде номера строчки записывается 0. Такая разрядность регистра адреса МК позволяет адресовать 512 ячеек ПЗУ, расположенных в 16-ти колонках и 32-х строчках.

В первой МК БМУ содержится метод Структурная схема ЭВМ - реферат формирования адреса последующей МК. Поля УА6...УА0 первой МК подаются на логическую схему определения адреса последующей МК. Сформированный схемой адресок подается в регистр адреса МК и через выходные буферы 1 и 2 на адресную шину, связывающую БМУ с управляющей памятью.

Считывание номера колонки с вых. буфера 1 происходит при подаче на вход "общий Структурная схема ЭВМ - реферат строб" единицы.

Считывание номера строчки через выходной буфер 2 происходит при подаче "1" на входы "общий строб" и "разрешение строчки". Команда БМУ в поле УА6...УА0 в старших разрядах содержит вид перехода, а в младших номер строчки либо столбца. К примеру 1-ая команда JCC - команда бесспорного перехода в текущей Структурная схема ЭВМ - реферат колонке содержит в разрядах УА6 и УА5 указания вида перехода, в других разрядах номер строчки, номер колонки не меняется. 2-ая команда JZR - команда бесспорного перехода в нулевую строчку. В разрядах УА6...УА4 указывается вид перехода, в других разрядах - номер колонки, а в адресе строчки указывается нулевая строчка. Если при Структурная схема ЭВМ - реферат выполнении команды JZR приходим к ячейке с адресом (0,15), т.е. нулевая строчка, 15-ая колонка, вырабатывается сигнал строб разрешения прерывания. Этот сигнал подается на блок приоритетного прерывания (БПП), и если ранее поступил запрос на прерывание, то выход строк БМУ отключается от ПЗУ и на ПЗУ подается номер первой строчки первой Структурная схема ЭВМ - реферат команды прерывающей команды. Если запроса на прерывание не было, продолжает производиться основная программка и на входы К7...К0 подается код последующей команды.

Признаки участвуют в формировании адреса последующей МК при условных переходах. Признаки, такие как сдвиг на право и цифра переноса подаются от центрального процессорного элемента (ЦПЭ) по единой Структурная схема ЭВМ - реферат шине на вход Ф триггера признаков. В поле признаков содержится сигнал УФ0...УФ1, по которым признак записывается в регистр признаков и сигналы УФ2 УФ3, по которым признак считывается из регистра признаков через выходной буфер 3 на выход Фв, с которого они подаются на вход ЦПЭ.

В третьей команде условного перехода JFL Структурная схема ЭВМ - реферат по содержимому триггера признаков младший разряд номера колонки равен содержимому триггера признаков.

22. БЛОК ПРИОРИТЕТНОГО ПРЕРЫВАНИЯ (БПП)

Каждой команде соответствует микропрограмма, состоящая из отдельных микрокоманд (МК). На входы К7...К0 БМУ подается код команды, который является адресом первой МК микропрограммы данной команды в управляющей памяти. 1-ая МК содержит указания, как сформировывать адресок Структурная схема ЭВМ - реферат 2-ой МК. Этот адресок формируется логической схемой определения адреса последующей МК. Последняя МК каждой микропрограммы содержит указание JZR о переходе в нулевую строчку 15-ой колонки. По этому адресу содержится МК, в поле ЗМ которой содержится "1". К этому времени на входах К7...К0 поступает код последующей команды Структурная схема ЭВМ - реферат, который по сигналу ЗМ=1 загружаются в регистр адреса МК (РАМК). Так происходит выполнение программки в отсутствие прерываний.

На выходе прерывания (ПР) БПП формируется сигнал, при всем этом устанавливается таковой уровень, что мультиплексор М передает номер строчки с выхода БМУ на вход Астр ПЗУ. При выполнении JZR (переход по адресу (0,15) ) формируется сигнал Структурная схема ЭВМ - реферат строб разрешения прерывания равный "1", который подается на вход БПП. Если во время выполнения текущей программки поступил запрос на прерывание, то процессор, выполнив текущую команду передает в стек номер последующей команды (команда возврата) и итог выполнения текущей команды.

При наличии "1" на входе строб разрешения прерывания (СРП) и запроса Структурная схема ЭВМ - реферат на входе запроса (ЗП), БПП на выходе прерывания производит сигнал, отключающий мультиплексор М от выхода МА1..МА4 подает номер строчки в ПЗУ с выхода код прерывания (КП) БПП.

1-ая МК первой прерывающей команды содержит код адреса (31,15), где 15 - номер колонки, который сохранился при выполнении последней МК текущей команды, а 31 = 11111(2) номер строчки в Структурная схема ЭВМ - реферат 15-ой колонке, который появляется подачей +5В через резистор на входы Астр ПЗУ. Блок БПП содержит особый блок уровня приоритета. Ценность кодируется 3-х разрядным кодом. Преимущество имеет устройство с более низким уровнем приоритета. Если поступил запрос сходу от нескольких устройств, то устройство сопоставления приоритета выявляет более малый уровень и этот Структурная схема ЭВМ - реферат запрос удовлетворяется первым. По окончании прерывания программки последняя МК, которой является JZR (переход по адресу (0,15) ) по сигналу ЗМ = 1 загружается еще одна команда основной программки.

23. СХЕМА УСКОРЕННОГО ПЕРЕНОСА (СУП)

Создана для формирования числа ускоренного переноса наряду с суммированием операндов в ЦПЭ. Цифра переноса формируется в СУП в этом случае, если Структурная схема ЭВМ - реферат ai и bi равны 1. ЦПЭ в данном случае производит сигнал Yi = ai bi = 1. Либо если один из операндов и цифра переноса из младшего разряда равны единице, то :

В этом случае, если Xi и Pi равны 1, цифра переноса в старший разряд - 1.

Условие формирования числа переноса :

24. СХЕМА ОДНОРАЗРЯДНОГО СУММАТОРА С ФОРМИРОВАНИЕМ Числа Структурная схема ЭВМ - реферат ПЕРЕНОСА В СУП

Цифра переноса поступает по общему входу переноса и сдвига на право с выхода регистра признаков БМУ. Цифра переноса подается в схему ускоренного переноса и в младший разряд младшего ЦПЭ. В данной схеме объединены 8 ЦПЭ для обработки 16-ти разрядных данных. Сдвиг на право передается сквозным Структурная схема ЭВМ - реферат переносом меж центральными процессорными элементами. Цифра переноса формируется в СУП сразу с суммированием операндов в ЦПЭ. Сдвиг на право из младшего разряда и цифра переноса из старшего разряда старшего ЦПЭ передается на объединенный выход переноса, который соединяется с входом признаков БМУ. Последняя цифра переноса может формироваться как в последнем Структурная схема ЭВМ - реферат ЦПЭ, так и в СУП, зависимо от того, какой сигнал подается на вход разрешение переноса (РП). Если РП = 1, то цифра переноса снимается с выхода СУП, а если РП = 0, то с ЦПЭ.

За счет внедрения СУП время выдачи переноса С9 из старшего разряда старшего ЦПЭ сокращается до 20 нс.

25. ОРГАНИЗАЦИЯ ПАМЯТИ Структурная схема ЭВМ - реферат ЭВМ

Память ЭВМ организована по иерархической лестнице, т.е. устройства владеющие огромным объемом памяти владеют наименьшим быстродействием. Большим быстродействием владеют СОЗУ (сверх ОЗУ). Они обычно реализуются на регистрах, потому в МП СОЗУ именуется РОН. Объем памяти СОЗУ очень мал. Обычно памятью машины именуют ОЗУ. Быстродействие ОЗУ должно быть не меньше чем Структурная схема ЭВМ - реферат быстродействие электрических схем операционной части, памяти должно быть довольно для записи программки решаемой задачки, а так же начальных данных, промежных и конечных результатов. Наружные запоминающие устройства владеют фактически неограниченным объемом памяти и минимальным быстродействием. ОЗУ не сохраняет информацию при выключении питания. Есть ПЗУ, которые сохраняют информацию при выключении питания. ПЗУ Структурная схема ЭВМ - реферат работают исключительно в режиме чтения, а ОЗУ в режиме чтения и записи. Есть перепрограммируемые ПЗУ (ППЗУ), которые сохраняют информацию при выключении питания и допускают запись инфы. При всем этом время записи во много раз больше времени считывания. Считывание инфы из ОЗУ может происходить с разрушением инфы либо без.

При Структурная схема ЭВМ - реферат разрушении инфы при считывании нужно дополнительное время на восстановление инфы. Время считывания состоит из времени поиска адреса, времени собственного считывания и времени регенерации (восстановления) считанной инфы. ОЗУ реализуется на микросхемах. Элемент памяти реализован на триггерах. Триггер может быть построен на биполярных и униполярных транзисторах.

По шине адреса (ША Структурная схема ЭВМ - реферат) в регистр адреса поступает n - разрядный двоичный код адреса. n1 разряд употребляется для записи номера строчки, а n2 - для записи номера столбца. Дешифраторы строк и столбцов вырабатывают управляющие сигналы на соответственных выходах. Под действием этих управляющих сигналов происходит выбор адресуемого элемента памяти, если на входе выбора кристалла (ВК) дешифратора Структурная схема ЭВМ - реферат строк "1", то ОЗУ находится в режиме хранения. Если на ВК "0", то ОЗУ находится либо в режиме чтения, либо в режиме записи. Обычным является режим чтения. Информация поступает через усилитель чтения (УЧ) и выходной триггер.

Режим записи обеспечивается подачей сигнала разрешения записи (РЗ) на усилитель записи (УЗ). Информация через Структурная схема ЭВМ - реферат триггер и УЗ подается на информационные цепи 1 и 0. Триггеры реализованы на МДП - транзисторах.

Транзисторы VT2 и VT4 являются нагрузкой триггера. Напряжение затвор - исток этих транзисторов имеет нулевое значение, потому они всегда открыты. Триггер реализован на VT1 и VT3. В нем записана "1", если VT1 закрыт. При совпадении сигналов от дешифратора Структурная схема ЭВМ - реферат строк и столбцов триггер готов к записи либо считыванию инфы. Управляющий сигнал с выхода дешифратора столбцов действует на VT7 и VT8. Управляющий сигнал с выхода дешифратора строк повлияет на VT5 и VT6.

Запись "1" делается в этом случае, если на информационную цепь (ИЦ) нуля поступает логический "0". Для записи "0" логический "0" подается в ИЦ Структурная схема ЭВМ - реферат1.

В режиме чтения состояние триггера передается через открытые VT5-VT8 в информационные цепи. Если элемент памяти хранит "1", то уровень "1" поступает в ИЦ1, а если "0", то уровень логической "1" поступает в ИЦ0.

26. Неизменные ЗАПОМИНАЮЩИЕ УСТРОЙСТВА

(ПЗУ)

Отличается от ОЗУ тем, что в него информация записывается однократно. Для ПЗУ вероятен только режим Структурная схема ЭВМ - реферат чтения. Информация из ПЗУ считывается пословно. В одной строке записывается несколько слов. Выбор слова в строке делается при помощи селектора. Селектор собран на VT0 - VT7. Буфер ввода - вывода собран на многоэмиттерных транзисторах МТ1 - МТ4. Ввод и вывод кодов слов делается с одних и тех же выходов: 1, 2, 3, 4. Т.к. ввод Структурная схема ЭВМ - реферат делается однократно, то все другое время эти входы употребляются для вывода.

На дешифратор строк передается 5-ти разрядный номер строчки, содержащий восемь 4 разрядных слов. С дешифратора слов номер слова передается на селектор. К примеру, пусть выбрана (1) строчка и (0) слово. Нужно записать со второго входа "1". Транзистор МТ2 раскроется. Ток этого транзистора протекает Структурная схема ЭВМ - реферат через резистор R"о и закрывает 2-ой транзистор в избранной "четверке". Таким макаром состояние транзистора определяется записанным разрядом: при записи "1" - закрыт, при записи "0" - открыт. Потом увеличивают напряжение коллекторного питания накопителя. Через открытый транзистор потечет завышенный ток, который прожжет перемычку, которая сделана из нихрома с сопротивлением в Структурная схема ЭВМ - реферат несколько 10-ов Ом. Для их прожигания достаточен ток 20-30 мА. Перед записью слов опорное напряжение, подаваемое на многоэмиттерные транзистор возрастает с тем, чтоб транзистор находился в состоянии, близком к закрытому. При чтении инфы также происходит выбор слова и если перемычка в транзисторе не прожжена, то ток этого транзистора делает падение напряжения на Структурная схема ЭВМ - реферат Ro, которое закрывает многоэмиттерный транзистор. Состояние многоэмиттерного транзистора определяет код на выходе. Таким макаром программку прожигает юзер.

27. Наружные ЗАПОМИНАЮЩИЕ УСТРОЙСТВА (ВЗУ)

ВЗУ совместно с устройствами ввода - вывода относятся к периферийным устройствам. Периферийные устройства обеспечивают общение человека с машиной. Ранее роль ВЗУ делали перфокарты и перфоленты. В текущее Структурная схема ЭВМ - реферат время употребляются магнитные носители инфы: магнитные ленты и диски. Магнитная лента относится к запоминающим устройствам с поочередным доступом к памяти. Магнитные диски относятся к запоминающим устройствам с произвольным доступом, т.е можно записывать и считывать информацию сходу по данному адресу. При записи информация наносится на магнитный носитель, передвигающийся под головкой записи. В Структурная схема ЭВМ - реферат согласовании с записанным кодом происходит намагничивание простых участков магнитной поверхности. При считывании в обмотке считывания наводится ЭДС при скрещении магнитной головкой границ простых участков. В магнитных лентах информация записывается перпендикулярно направлению движения. Для записи инфы употребляются способы записи без возврата к нулю и фазовой модуляции. Для записи инфы на Структурная схема ЭВМ - реферат магнитные диски употребляется способ частотной модуляции.

27.1 Способ записи без возврата к нулю

заключается в том, что полярность сигнала изменяется только при записи "1", как следует в обмотке считывания наводится ЭДС исключительно в том случае, если считывается единичный сигнал. Наличие импульса хоть какой полярности в обмотке считывания значит "1", а Структурная схема ЭВМ - реферат отсутствие импульса "0". Этот способ обеспечивает невысокую плотность записи 8 и 32 бит/мм. При считывании вероятна ошибка, когда отсутствие инфы будет принято за "0". Чтоб избежать этой ошибки нужно подавать синхроимпульсы по специальной дорожке. Если есть только синхроимпульс - "0", а если синхроимпульс и очередной импульс, то записывается "1".

27.2 Фазовая модуляция.

Способ фазовой модуляции Структурная схема ЭВМ - реферат заключается в том, что "1" и "0" передаются разной фазой, к примеру "1" - перепад от минимума к максимуму, а "0" - напротив. В устройстве проигрывания есть особый блок, анализирующий, какой последующий символ должен быть записан. Если должны быть записаны два схожих знака, то посреди такта делается дополнительный перепад с тем, чтоб поначалу последующего такта был Структурная схема ЭВМ - реферат подходящий перепад. Распознование единиц и нулей делается по импульсам сначала такта. Если записана "1", то в обмотке считывания сначала такта импульс отрицательный. Этот способ является самосинхронизирующимся, т.к. сначала каждого такта есть импульс - положительный либо отрицательный. Плотность записи 32 и 63 бит/мм.

27.3 Частотная модуляция (ЧМ).

При ЧМ "1" передается сигналом с частотой в 2 раза Структурная схема ЭВМ - реферат больше, чем при передачи "0". Этот способ является самосинхронизирующимся, т.к. сначала каждого такта есть импульс. При всем этом способе обеспечивается высочайшая плотность записи 63 бит/мм. Распознование "1" происходит при наличии импульса посреди такта.

28. УСТРОЙСТВА ВВОДА - ВЫВОДА Инфы

1. Устройства ввода

созданы для ввода данных и программ, также для внесения исправлений в программку Структурная схема ЭВМ - реферат и данные, хранящиеся в памяти ЭВМ. Разделяются на неавтоматические (ручные) и автоматические. Автоматические характеризуются тем, что в их информация вводится с промежного носителя инфы: с перфолент, перфокарт, магнитных носителей, с написанных текстов и графиков, с людской речи. Их быстродействие выше, чем у ручных. Ручные устройства отличаются наименьшим быстродействием Структурная схема ЭВМ - реферат, но позволяют корректировать информацию в процессе ввода. К ним относятся разные клавиатуры, пульты управления.

2. Устройства вывода

Служат для вывода из ЭВМ инфы, результатов обработки данных, отображая ее в виде таблиц, текстов, графиков. Они делятся на :

- устройства вывода на промежный либо машинный носитель (перфокарты, перфоленты, магнитные носители)

- устройства для вывода Структурная схема ЭВМ - реферат и фиксации инфы в виде текстов, графиков, таблиц (печатающее устройство, графопостроитель, экран).

- устройства вывода инфы во внешнюю среду (ЦАП, вывод на линию

связи)

29. ВЫВОД Инфы НА Экран

Экран является более комфортным устройством общения человека с машиной. Он позволяет набирать информацию на клавиатуре, высвечивать ее на дисплее, записывать ее в память машины, исправлять Структурная схема ЭВМ - реферат введенную информацию. Связь ЭВМ и монитора осуществляется через блок интерфейса. Информация, набранная на знаковой клавиатуре через блок интерфейса записывается в память ЭВМ. Информация, которая должна быть выведена на экран через блок интерфейса записывается в буферном ЗУ (БЗУ). Объем БЗУ равен количеству символов, которые могут быть сразу высвечены Структурная схема ЭВМ - реферат на дисплее. После того, как БЗУ на сто процентов загружено, экран перебегает в автономный режим работы. Код знака, записанного в БЗУ, является командой, по которой из ПЗУ микропрограмм считывается микропрограмма проигрывания данного знака. Микрокоманда этой микропрограммы подается на устройство управления лучом, которое конвертирует эти микрокоманды в аналоговые сигналы, управляющие отклоняющими Структурная схема ЭВМ - реферат системами ЭЛТ. Есть два метода развертки луча на дисплее ЭЛТ:

1. многофункциональный; при всем этом луч перемещается в границах 1-го знакоместа, т.е. прочерчивает символ за знаком

2. растровый; при всем этом луч двигается по строкам и высвечивает каждый символ послойно. Количество высвечиваемых символов может быть от 128 до 4000 и находится в Структурная схема ЭВМ - реферат зависимости от типа экрана.

Экран позволяет исправлять введенную информацию при помощи маркера и светового пера. Маркер совмещают со знаком, который необходимо поправить и на многофункциональной клавиатуре жмут кнопку "СТИРАНИЕ". В ячейке БЗУ уничтожается этот символ. Потом набирается подходящий и жмут на кнопку "ВОЗВРАТ".

Конец светового пера, на котором находится фотодиод Структурная схема ЭВМ - реферат, подводится к тому знаку, который необходимо убить. По сигналу светового пера устройство управления определяет координаты знака на дисплее и в БЗУ. По этому адресу информация может быть изменена либо уничтожена.

Для получения немерцающего изображения на всех экранах на ЭЛТ блок управления должен обеспечивать скорость проигрывания 50 знаков в сек.

30. ВЫВОД Структурная схема ЭВМ - реферат Инфы НА ТЕЛЕТАЙП

В начальном состоянии ток протекает через обмотку электромагнита приемника и передатчика телетайпа. Схема формирования импульса остановки представляет собой триггер, который находится в единичном состоянии до прихода импульса начала печати. Ток, протекающий через обмотку электромагнита притягивает якорь к сердечнику. С приходом импульса начала печати триггер опрокидывается в Структурная схема ЭВМ - реферат нулевое состояние, закрывая усилитель мощности. При всем этом

формируется нулевой пусковой импульс. Продолжительность импульса запуска 20 мкс, как и у рабочих импульсов при передаче знаков.

Под действием импульса запуска обесточивается обмотка электромагнита. Якорь отлипает от сердечника, приводя в готовность наборные линейки печати знаков. Схема формирования импульса печати сформировывает импульс печати с продолжительностью Структурная схема ЭВМ - реферат, равной 5 длительностям рабочих импульсов при передаче 5 - ти разрядного кода. Импульс печати подается на схему "И", на 2-ой вход которой подается код знака из регистра. Код знака поразрядно вперед младшим разрядом. Рабочие импульсы, надлежащие "1" открывают усилитель мощности, надлежащие "0" - закрывают, соответственно притягивая либо отпуская якорь от сердечника. При всем Структурная схема ЭВМ - реферат этом якорь управляет набором линеек.

По окончании импульса печати формируется импульс останова. Этот импульс соответствует логической "1", продолжительностью в 1.5 раза больше продолжительности рабочего импульса. Набранный символ во время импульса останова печатается на картонной ленте. Т.к. инерционность механических частей больше, чем у электрических, то продолжительность импульса останова больше, чем рабочего.

Код Структурная схема ЭВМ - реферат знака подается из канала связи в параллельном коде, а из регистра - в поочередном. Схема формирования импульса сдвига управляет поочередным перемещением старших разрядов в направлении младших.

Телетайп является механическим знакопечатающим устройством, которое выводит информацию на бумажную ленту, а как следует обеспечивает долгое сохранение инфы.

31. ИНТЕРФЕЙС

Устройства вычислительной системы соединяются вместе Структурная схема ЭВМ - реферат при помощи унифицированных систем связи, именуемых интерфейсом. Интерфейс представляет собой систему шин, согласующих устройств, алгоритмов обеспечи-вающих связь всех частей ЭВМ меж собой. От черт интерфейса зависит быстродействие и надежность ЭВМ. Интерфейс должен быть стандартизирован с тем, чтоб он обеспечивал связь микропроцессора и оперативки с хоть каким периферийным устройством (ПУ). Нужное преобразование Структурная схема ЭВМ - реферат формата данных должно выполняться в ПУ. Методы функционирования интерфейса и управляющего сигнала также должны быть стандартизированы. Схемы интерфейса обычно размещаются в самих связываемых устройствах.

Типы интерфейса:

1. Интерфейс ОЗУ - через него делается обмен данными меж ОЗУ и микропроцессором, меж ОЗУ и каналами ввода - вывода. Ведущим в обмене данными, т.е Структурная схема ЭВМ - реферат. начинающим операцию обмена, является микропроцессор и каналы ввода - вывода, а исполнителем - ОЗУ. Этот интерфейс является быстродействующим. Информация через него передается словами и полусловами.

2. Интерфейс с микропроцессором - через него происходит обмен информацией меж микропроцессором и каналами ввода - вывода. Ведущий - микропроцессор, исполнитель - каналы. Интерфейс является быстродействующим. Обмен информацией Структурная схема ЭВМ - реферат через него происходит словами и полусловами.

3. Интерфейс ввода - вывода. Через него происходит обмен информацией меж каналами ввода - вывода и устройствами управления ПУ. Обмен информацией делается б. Его быстродействие меньше, чем у первых 2-ух типов.

4. Интерфейс периферийных аппаратов (ПА). Через него происходит обмен информацией меж устройствами управления ПА и самими ПА. Он Структурная схема ЭВМ - реферат не может быть стандартизирован, т.к. ПА очень многообразны.

Интерфейсы могут быть односвязными и многосвязными.

При односвязном интерфейсе общие для всех устройств шины употребляются всеми устройствами, присоединенными к данному интерфейсу, на базе разделения времени.

При многосвязном интерфейсе одно устройство связывается с другими устройствами по нескольким независящим магистралям.

Односвязный Структурная схема ЭВМ - реферат интерфейс применяется в малых и микро ЭВМ, а многосвязный - в средних и огромных ЭВМ. Многосвязный интерфейс характеризуется тем, что каждое устройство снабжается одной выходной магистралью для выдачи инфы и несколькими входными для приема инфы от других устройств.

При неисправности какой - или входной шины либо сопряженных с ней согласующих Структурная схема ЭВМ - реферат устройств, оказывается отключенным только одно периферийное устройство. Интерфейс автоматом определяет неисправное ПУ и выбирает исправные и незанятые магистрали. МП зависимо от данной программки выбирает последовательность опроса датчиков, т.е. производит управляющие сигналы обмена информацией по избранному каналу и производит сбор и обработку данных.

По цифровому каналу связи сигнал может передаваться параллельно Структурная схема ЭВМ - реферат либо поочередно. Параллельная передача цифрового сигнала просит отдельные полосы для каждого разряда, но является более быстродействующей. При поочередной передаче цифровые сигналы передаются поочередно по одной полосы связи. По методу передачи инфы во времени интерфейс может быть синхронный и асинхронный. Синхронный характерен неизменной временной привязкой, а асинхронный - без Структурная схема ЭВМ - реферат неизменной временной привязки. При синхронной передаче данных синхронизирующие сигналы МП задают временной интервал, в течении которого считывается информация с 1-го датчика. Временной интервал определяется большим временем задержки в системе передачи данных и наибольшим временем преобразования аналогового сигнала в цифровой. Асинхронная передача данных характеризуется наличием управляющих сигналов: "Готовность к обмену", вырабатываемый Структурная схема ЭВМ - реферат датчиком начальной инфы; "Начало обмена", "Конец обмена", "Контроль обмена", вырабатываемые МП. При таковой организации обмена автоматом устанавливается рациональное соотношение меж скоростью передачи данных и величинами задержки сигналов в канале связи.

32. ОБМЕН ДАННЫМИ Меж ОПЕРАТИВНОЙ ПАМЯТЬЮ И

ПЕРИФЕРИЙНЫМИ УСТРОЙСТВАМИ (ПУ)

1. Программно управляемый обмен данными. В данном случае передача данных от Структурная схема ЭВМ - реферат ПУ в память и назад делается через МП в согласовании с микропрограммой, записанной в ОЗУ, МП управляет обменом и операция обмена происходит так же, как и операция основной программки. Операция ввода - вывода активируется текущей командой программки либо запроса от ПУ. При программном управлении передачей данных микропроцессор "отвлекается" от выполнения основной программки Структурная схема ЭВМ - реферат на всегда операции ввода - вывода, как следует понижается производительность ЭВМ. Для ввода блока данных нужно очень много операций, таких как преобразование форматов, адресация в памяти, определение начала и конца блока данных. В итоге скорость передачи данных понижается. Дешифратор определяет номер ПУ, с которым будет происходить обмен данными в согласовании Структурная схема ЭВМ - реферат с программкой. Мультиплексор передает данные от 1-го из ПУ соответственного номера через МП в ОЗУ. После того, как дешифратор обусловил номер ПУ и МП послал запрос об обмене данными, МП ожидает сигнала готовности от ПУ. Демультиплексор передает данные из ОЗУ на одно из ПУ.

2. Обмен данными с внедрением прямого Структурная схема ЭВМ - реферат доступа к памяти (ПДП). При всем этом МП освобождается от роли в обмене данными. ОЗУ связывается с МП и с аппаратурой, руководящей обменом данных различными шинами. Обменом данными вполне управляют при помощи аппаратных средств. Зачинателем обмена данными является

ПУ, которое отправляет запрос об обмене данными на флаг Структурная схема ЭВМ - реферат запроса ПДП. Флаг запроса активизирует блок ПДП. Блок ПДП отправляет в память сигнал чтения либо записи и определяет ячейку ОЗУ, с которой начнется обмен данными. Блок ПДП отправляет эти сигналы, после того, как получит от МП сигнал доказательства. Регистр данных передает данные из ОЗУ в ПУ и из ПУ в ОЗУ. При Структурная схема ЭВМ - реферат ПДП микропроцессор освобождается от управления операциями ввода - вывода и может параллельно делать основную программку. ПДП обеспечивает более высочайшее быстродействие и поболее высшую производительность работы ЭВМ.


33. ОБМЕН ДАННЫМИ ПО ПРЕРЫВАНИЯМ

Прерывание работы МП по запросу наружных устройств избавляет необходимость выполнения МП неэффективных операций по проверке готовности наружных устройств к обмену Структурная схема ЭВМ - реферат данными и понижает издержки времени на ожидание готовности периферийного устройства к обмену. Прерывания нужны при обмене данными с огромным числом асинхронно работающих наружных устройств. Прерываемая программка должна содержать команду EI сначала участка основной программки, где допускаются

прерывания.

Виды запросов на прерывание бывают:

1. немаскируемые - которые реализуются аппаратно и поступают в МП Структурная схема ЭВМ - реферат по отдельной шине управления. Немаскируемые запросы владеют наивысшим при-оритетом. К ним относятся запросы от схем питания и контроля корректности передачи данных. Понижение уровня питания представляет опасность утраты инфы. Схемы контроля питания подают запрос прерывания и совершают переход к подпрограмме аварийной перезаписи в ОЗУ с батарейным питанием либо во наружное Структурная схема ЭВМ - реферат ЗУ. В блоке питания предусмотрены емкостные фильтры, которые поддерживают уровень питания на время, достаточное для перезаписи.

2. маскируемые запросы поступают от наружных устройств. В блоке управления МП есть триггер разрешения прерывания. Этот триггер по команде EI устанавливается в единичное состояние в конце участка основной программки, на котором находится команда Структурная схема ЭВМ - реферат DI блокировки прерываний, по которой триггер устанавливается в нулевое состояние. Состояние триггера выдается на выход МП, который именуется "РАЗРЕШЕНИЕ ПРЕРЫВАНИЙ", и если на этом выходе "1", то запрос принимается. Момент возникновения запроса не связан с выполнением основной программки. МП продолжает делать текущую команду основной программки. Он должен уяснить итог Структурная схема ЭВМ - реферат выполнения этой команды и номер команды возврата и приступить к выполнению прерывающей программки. На выход МП "Доказательство ПРЕРЫВАНИЯ" передается сигнал о том, что в данном цикле делается прием 1-го б команды. Команда RST начинает ублажение запроса на прерывание; по этой команде в стек записывается итог выполнения команды основной программки и номер Структурная схема ЭВМ - реферат команды возврата.

Прерывающая программка начинается с команды RESTART (RST), по которой из стека передается номер команды возврата и итог выполнения последней команды перед прерыванием. Перед командой RET должна быть команда снятия запрета на прерывание - EI, по другому триггер будет в нуле и одна и та же Структурная схема ЭВМ - реферат прерывающая программка будет производиться нескончаемо.

34. Спец УСТРОЙСТВА

ИНТЕРФЕЙСА. АЦП

К спец устройствам интерфейса относятся АЦП, ЦАП, преобразователи кодов. Спец устройства конвертируют информацию к виду, комфортному для восприятия данной машины (это делают АЦП и преобразователи кодов). ЦАП конвертирует

информацию к виду, комфортному для восприятия периферийным устройством. Преобразование аналоговой инфы в цифровую основано на аксиоме Котельникова Структурная схема ЭВМ - реферат: хоть какой аналоговый сигнал может быть записан в дискретной форме и информация не будет потеряна, если шаг квантования t будет избран из условия:

, где F max - наибольшая частота диапазона передаваемого сигнала.

В данной схеме происходит промежуточное преоб-разование напряжения Uвх в продолжительность импульса триггера, которая в свою Структурная схема ЭВМ - реферат очередь определяет количество импульсов генератора импульсной последовательности (ГИП) со считанных счетчиком. Счетчик выдает итог в двоичном коде, как следует показания счетчика пропорциональны Uвх. Тактовый импульс запускает генератор линейно изменяющегося напряжения (ГЛИН) и обнуляет счетчик. В 2-ух компараторах К1 и К2 происходит сопоставление напряжения ГЛИН с "0" и с Uвх Структурная схема ЭВМ - реферат.

Когда уровень напряжения ГЛИН равен "0", то на выходе К1 вырабатывается сигнал, который устанавливает триггер в единичное состояние. На схему "И" подается единичный сигнал с выхода триггера и последовательность импульсов с выхода ГИП. Импульсы ГИП подаются на счетчик, который их считает. Когда напряжение "пилы" станет равным Uвх, сигнал с выхода Структурная схема ЭВМ - реферат К2 "опрокинет" триггер в нулевое состояние, импульсы через схему "И" не проходят, счет прекращается. Количество прошедших импульсов пропорционально Uвх. Т.к. напряжение "пилы" строго говоря не является линейным, в особенности на исходном участке, то точность преобразования не велика. Огромную точность обеспечивают АЦП с ОС и АЦП следящего типа.

35. АЦП С Структурная схема ЭВМ - реферат Оборотной СВЯЗЬЮ (ОС)

ЦАП производит напряжение ОС. Это напряжение имеет ступенчатую форму. С приходом тактового импульса счетчик начинает считать от генератора импульсной последовательности (ГИП). Счет прекращается при подаче нулевого сигнала с вых. компаратора. Этот сигнал вырабатывается в этом случае, если напряжение ОС больше либо равно Uвх. Количество сосчитанных импульсов Структурная схема ЭВМ - реферат пропорционально Uвх в двоичном коде.

36. АЦП СЛЕДЯЩЕГО ТИПА.

АЦП с ОС конвертирует в двоичный код только растущее Uвх. АЦП следящего типа конвертирует в цифровой сигнал как растущее, так и убывающее напряжение. В этой схеме применяется реверсивный счетчик. Когда на вых. компаратора (К) единичный сигнал (Uвх > Uос) счетчик находится Структурная схема ЭВМ - реферат в режиме прямого счета. Когда Uвх Uос, на выходе К - "0" и счетчик перебегает в режим оборотного счета.

37. ЦАП С СУММИРОВАНИЕМ НАПРЯЖЕНИЯ НА ОПЕРАЦИОННОМ

УСИЛИТЕЛЕ (ОУ).

ЦАП конвертирует информацию в двоичном коде в непрерывную. На его выходе формируется ступенчатое напряжение. Точность проигрывания находится в зависимости от шага квантования и величины "ступени". Ни Структурная схема ЭВМ - реферат шаг квантования, ни величину "ступени" нельзя уменьшить ниже технических способностей схемы. Схемы ЦАП могут строиться с суммированием напряжения либо тока на ОУ либо как аттенюатор сопротивлений.

В этой схеме триггеры образуют регистр, в который заносится двоичный код числа. Коэффициент передачи ОУ для выхода каждого триггера является взвешенным в согласовании Структурная схема ЭВМ - реферат с разрядом числа, хранимого в триггере:


Напряжение с выхода триггера n-ного разряда передается на выход усилителя с коэффициентом передачи:

т.е. он в 2 раза больше, чем коэффициент Kn-1. Последующий весовой коэффициент n-ного разряда в 2 раза больше весового коэффициент n-1 разряда. Если считать, что уровень "1" соответствует Е, а Структурная схема ЭВМ - реферат уровень "0" - 0, то:

где N - десятичное значение преобразуемого двоичного числа, записанного в регистре.

Е - напряжение питания триггера, соответственное логической "1"

Величина ступени определяется уровнем "1" и не может быть меньше напряжения питания.

Недочет: нестабильное питание триггера и необходимость четкого подбора огромного числа номиналов сопротивлений на входе ОУ.

38. ПРИМЕНЕНИЕ МИКРО ЭВМ В СИСТЕМАХ Автоматического УПРАВЛЕНИЯ Структурная схема ЭВМ - реферат (САУ)

Примером САУ можно считать можно считать станок с ЧПУ. САУ должна поддерживать какой - или параметр на данном уровне. В качестве регулируемого параметра может быть угол резания резца.

Задание представляет собой входное воздействие Х, которое в САУ именуется входным воздействием. На объект управления повлияет возмущающее воздействие Е, которое Структурная схема ЭВМ - реферат представляет собой износ режущего инструмента и воздействие материала заготовки. Выходная величина Y представляет собой действительное значение угла резания. Это действительное значение при помощи датчика состояния объекта преобразуется в электронный сигнал. Контроллер конвертирует аналоговый сигнал в цифровой и передает в управляющую микро ЭВМ. В память микро ЭВМ также передается данное Структурная схема ЭВМ - реферат значение регулируемого параметра в двоичном коде. ЭВМ ассоциирует эти значения и производит управляющее воздействие.

Круг задач, решаемых ЭВМ в данной системе и набор действий, предписываемых станку, ограничен. Потому для ЭВМ не требуется огромного объема памяти, программка может быть записана в ПЗУ и не требуется сети устройств перифирии Структурная схема ЭВМ - реферат. Довольно только клавиатуры и монитора.

Управляющий сигнал, пропорциональный сигналу рассогласования, подается на интерфейс блока связи с объектом, в каком происходит преобразование цифрового сигнала в аналоговый. Исполнительный механизм (электродвигатель) в согласовании с управляющим сигналом повлияет на объект таким макаром, чтоб свести ошибку рассогласования к "0".

Это САУ, используемая в одном цехе Структурная схема ЭВМ - реферат, может быть связана с большой ЭВМ, используемой для управления целым заводом. В данном случае она подключается через каналы связи к большой ЭВМ, снабженной огромным количеством устройств перифирии и имеющей большой объем памяти.

39. СХЕМА СУММИРОВАНИЯ НАПРЯЖЕНИЯ

НА АТТЕНЮАТОРЕ СОПРОТИВЛЕНИЙ

Достоинством данной схемы будет то, что в ней употребляются резисторы только 2-ух номиналов. Величина Структурная схема ЭВМ - реферат ступени пропорциональна Е/3 и определяется только напряжением размеренного источника Е и не находится в зависимости от выходного напряжения триггера.

Триггеры образуют регистр, в каком содержится двоичная информация, которая должна быть преобразована в аналоговую форму. На выходе триггера, прямом и инверсном, находятся ключи. Ключ Кл1 находится на прямом выходе триггера Структурная схема ЭВМ - реферат. На 2-ой вход ключа подается напряжение размеренного источника.

В этом случае, если в триггере записана 1, то напряжение источника Е прикладывается к R1. Если записан 0, то ключ Кл1 закрыт и нулевой потенциал через ключ Кл1' прикладывается к R1.

В согласовании с записанным числом вырабатывается выходное напряжение, пропорциональное Е/8:

где N Структурная схема ЭВМ - реферат - десятичное число

40. ПРИМЕНЕНИЕ МИКРО ЭВМ В

Устройствах (СПЕКТРОФОТОМЕТР)

Спектрофотометр применяется для высококачественного и количественного анализа состава водянистого и прозрачного твердого эталона. Принцип его деяния основан на том, что световой луч по различному поглощается веществом, зависимо от его состава. Как следует коэффициент поглощения для различных веществ будет разным. Микро ЭВМ делает в этом Структурная схема ЭВМ - реферат приборе последующие функции: автоматизация процесса измерения; экспресс обработку результатов измерения; увеличение точности прибора; упрощает общение оператора с прибором.

В памяти микро ЭВМ записаны коэффициенты поглощения разных веществ, программка испытаний и программка управления устройством подачи эталона (УПО). Монохроматор представляет собой генератор, испускающий световые волны с данной программкой частотой. Светофильтр поглощает все Структурная схема ЭВМ - реферат мешающие колебания не считая 1-го требуемой частоты. Этот луч, проходя через эталон, поглощается зависимо от его состава. Приемник излучения воспринимает эти колебания, амплитуда которых находится в зависимости от коэффициента поглощения и производит сигнал, пропорциональный изменению амплитуды. Микро - многофункциональный модуль (МФМ) АЦП конвертирует аналоговый сигнал в цифровую Структурная схема ЭВМ - реферат форму и передает цифровой сигнал в микро ЭВМ. Микро ЭВМ ассоциирует приобретенные результаты с записанными в памяти и определяет состав вещества. Оператор может набирать программку измерений при помощи клавиатуры и выводить информацию на самописец, табло, на телеграфный аппарат. Блок ручной корректировки позволяет оператору заносить конфигурации в программку.

41. ПРОГРАММНОЕ ОБЕСПЕЧЕНИЕ Структурная схема ЭВМ - реферат (ПО) ЭВМ.

Состоит из операционной системы (ОС) и программ юзера. ОС состоит из утилит, библиотеки подпрограмм, языковых трансляторов, программки - компоновщика, редактора, монитора, загрузчика.

Написание программки начинается с постановки задачки и с сотворения математической модели. Потом пишется метод, который представляет собой пошаговую функцию решения задачки. Программка пишется на языке высочайшего уровня. Языки Структурная схема ЭВМ - реферат высочайшего уровня не связаны с архитектурой данной машины.

Программка, написанная на языке высочайшего уровня именуется начальным модулем. Программка - транслятор конвертирует начальный модуль программку на языке машинных кодов именуется объектным модулем. Машинный код для каждой машины собственный. Программка - редактор употребляется для ввода текста программки в ЭВМ и ее следующего редактирования. Программка Структурная схема ЭВМ - реферат - компоновщик связывает объектные модули, являющиеся результатом трансляции программ и подпрограмм считанных из библиотеки подпрограмм. Программка -отладчик позволяет делать программку по одной либо нескольким командам за один шаг, что позволяет программеру инспектировать итог выполнения отдельных частей программки.

Для ввода программки с клавиатуры либо ВЗУ, употребляется программка, именуемая загрузчиком. В ее Структурная схема ЭВМ - реферат функции заходит операция чтения либо записи по данному адресу памяти, а так же выполнение работ по отладке и обслуживанию программ. В последнем случае программка - загрузчик именуется монитором. Она может быть записана в память машины, тогда она именуется резидентной. Выполнение загрузки программки в память начинается с передачи управления Структурная схема ЭВМ - реферат по первому адресу программки.

42. ОПЕРАЦИОННАЯ СИСТЕМА ЭВМ

Представляет собой программное обеспечение вычислительного процесса. Она управляет вводом - выводом, загрузкой программки данных в память, трансляцией программки и данных в машинные коды, управляет выполнением программ.

Зависимо от машины некие операции производятся аппаратно, а некие программно. Для юзера это значения не имеет, т.к. он обращается Структурная схема ЭВМ - реферат к виртуальной машине. ОС так же нужна для управления файлами. Файлом именуется поименованная совокупа однородной инфы, размещенной на наружном носителе и имеющая определенное функциональное значение. В процессе выполнения программки весь монитор либо его часть записываются в ОЗУ. В данном случае он именуется резидентным. Остальная часть монитора вводится Структурная схема ЭВМ - реферат в память ЭВМ при необходимости. Если надобность в ней отпадает то ОЗУ от нее освобождается.

После включения питания и записи в память монитора ЭВМ приступает к выполнению программки. Запись в память монитора осуществляется или автоматом или по команде юзера. К системным программкам относятся так же программки обслуживания ПУ которые могут быть Структурная схема ЭВМ - реферат реализованы 2-мя методами: многофункциональный и логический. Для сотворения многофункциональной программки программер должен знать принцип деяния и особенности ПУ. Это затрудняет работу программера, потому на многофункциональном уровне производятся только команды готовности к обмену данными и команды прерываний. Во всех других случаях употребляют особые прерывающие программки, именуемые драйверами. Драйвер представляет Структурная схема ЭВМ - реферат собой программку воззвания к определенному ПУ. В программке ввода - вывода программер записывает номер ПУ к которому нужно обратиться. По этому номеру происходит вызов соответственного драйвера.

Для расширения многофункциональных способностей ЭВМ в системное обеспечение ЭВМ заходит программка воззвания к библиотеке подпрограмм. Библиотека содержит программки стандартных функций, а так же Структурная схема ЭВМ - реферат программки ввода - вывода

43. МИКРОПРОЦЕССОРНЫЙ Набор К 1804.

Микропроцессор - это цифровое устройство, входящее в ЭВМ и выполняющее обработку инфы в согласовании с заложенной в ЭВМ программкой. Программка находится в памяти ЭВМ и состоит из отдельных команд, понятных для микропроцессора. В каждой команде содержатся сведения о том, откуда взять начальные данные, какую Структурная схема ЭВМ - реферат операцию над ними делать и куда поместить итог. Микропроцессор состоит из 2-ух взаимосвязанных устройств: операционного устройства (ОУ) и управляющего устройства (УУ).

ОУ создано для выполнения операций. Оно содержит в себе в качестве узлов регистры, сумматоры, каналы передачи инфы, мультиплексоры для коммутации каналов, дешифраторы и т.д. УУ координирует действие узлов ОУ Структурная схема ЭВМ - реферат. УУ производит в определенной временной последовательности управляющие сигналы, под действием которых в узлах ОУ производятся требуемые деяния. Благодаря достижениям микроэлектроники, обеспечивающей в одной микросхеме упаковку 10-ов тыщ частей, такое сложное цифровое устройство, как микропроцессор, разрешается в одном либо

нескольких БИС. Слово "огромные" относится не к физическим размерам схемы Структурная схема ЭВМ - реферат, а к степени интеграции частей схемы.

Разглядим построение и функционирование микропроцессорной секции К1804ВС1, на базе которой сотворен микропроцессор серийно выпускаемой мини-ЭВМ СМ - 1420.

Микропроцессорная секция (МПС) представляет собой 4-х разрядную секцию, в какой вероятны хранение и обработка 4-х разрядных данных. Объединением нескольких секций можно выстроить многоразрядное ОУ микропроцессора.

БЛОК Структурная схема ЭВМ - реферат ВНУТРЕННЕЙ ПАМЯТИ (БВП). В блоке имеется регистровое запоминающее устройство (РЗУ), содержащее 16 4-х разрядных регистров. Адреса регистров представляются 4-х разрядными кодовыми операциями. РЗУ имеет два адресных входа А3...А0 и В3...В0, на которые информация поступает из команды.

Задавая в полях команды адреса А3...А0 и В3...В0, можно сразу Структурная схема ЭВМ - реферат создавать чтение и выдачу на выходы А и В РЗУ содержимого хоть какой пары регистров. При совпадении адресов А3...А0 и В3...В0 на оба входа А и В РЗУ передается содержимое 1-го и такого же регистра. Выданное на выходы А и В содержимое регистров РЗУ принимается Структурная схема ЭВМ - реферат соответственно в регистры PrA и PrB. Дальше эти регистры служат источниками операндов, над которыми производятся операции. Запись в РЗУ в каждом тактовом периоде может создавать только в один из регистров, адресок которого задается шиной В3...В0. Записываемые в РЗУ данные поступают на вход РЗУ с выхода арифметико-логического устройства (АЛУ) через узел Структурная схема ЭВМ - реферат сдвигателя данных АЛУ (СДА). Данные через СДА могут передаваться без сдвига или со сдвигом на один разряд на лево и на право. Таким макаром, за один тактовый период из РЗУ может быть выдано содержимое 2-ух регистров, над ними в АЛУ выполнена некая операция, и приобретенный в АЛУ итог смещен Структурная схема ЭВМ - реферат на право либо на лево и записан в регистр РЗУ. Выводы PR0 и PR3 зависимо от направления сдвига служат входом либо выходом, через которые делается запись значения в освобождающиеся при сдвиге разряд и выдача содержимого выдвигаемого разряда. Чтение из регистров РЗУ, адресуемых шинами А3...А0 и В Структурная схема ЭВМ - реферат3...В0 происходит при высочайшем уровне тактового сигнала Т.

Вход РЗУ при всем этом логически отключен, и РЗУ не реагирует на поступающую на вход информацию. Выдаваемые из РЗУ данные принимаются в регистры операндов PrA и PrB, построенные на обычных триггерах.

При низким уровне тактового сигнала (временной интервал t2 - t3) входы регистров Структурная схема ЭВМ - реферат PrA и PrB логически отключаются от выходов РЗУ и регистры продолжают хранить принятую информацию. При всем этом в регистр РЗУ, адресуемый шиной В3...В0, делается запись передаваемой через СДА инфы таким макаром, что чтение и запись в РЗУ разнесены во времени.

БЛОК РАБОЧЕГО РЕГИСТРА Q (БР). Блок Структурная схема ЭВМ - реферат содержит одиночный 4-х разрядный регистр Q, построенный на триггерах D - типа. Содержимое регистра повсевременно передается в узел АЛУ (в блоке БАЛ). Запись же в регистр может делается по положительному перепаду тактовых импульсов. Данные на вход регистра передаются через узел сдвигателя регистра Q (CP), который работает аналогично узлу СДА блока БВП, передавая записываемые Структурная схема ЭВМ - реферат в регистр данные без сдвига или со сдвигом на один разряд на лево либо на право. В отличии от СДА, через который передается или итог операции с выхода АЛУ или содержимое самого регистра Q. Последнее обеспечивает возможность выполнения сдвига содержимого регистра Q, производимого наряду с операцией в АЛУ Структурная схема ЭВМ - реферат.

БЛОК АРИФМЕТИКО - ЛОГИЧЕСКИЙ (БАЛ). АЛУ имеет два 4-х разрядных входа R и S. Данные на эти входы поступают с выхода селектора источников данных (СИД). Не считая этих входов АЛУ имеет вход для подачи переноса С0. На вход R АЛУ СИД коммутирует либо выход регистра PrA блока БВП либо внешнюю Структурная схема ЭВМ - реферат шину данных D3...D0 или передает на этот вход нулевое значение. На вход 8 СИД коммутируют один из 3-х источников (PrA, PrB, PrQ) либо передают нулевое значение.

Итог операции с выхода АЛУ, как отмечалось выше, подается на сдвигатели СДА и СР блоков БВП и БР. Не считая того, итог операции подается Структурная схема ЭВМ - реферат на селектор выходных данных (СВД), который коммутирует в выходную шину У3...У0. Содержимое регистра PrA блока БВП или выход АЛУ. СВД построен на элементах с 3-мя состояниями и управляется сигналом Е... Передача инфы на шину У3...У0 делается при управляющем сигнале Е...= 0, при сигнале Е...= 1 СВД переводится в Структурная схема ЭВМ - реферат третье (выключенное) состояние, и микросхема МПС отключается от шины У3...У0.

АЛУ имеет выходы, на которых формируются последующие признаки результата выполненной инфы:

- Z - признак нулевого результата (Z=1, если итог равен нулю).

- F3 - старший разряд результата, который может рассматриваться как знаковый разряд.

- С4 - признак переноса (при выполнении арифметических операций С Структурная схема ЭВМ - реферат4=1, если появляется перенос из старшего разряда).

- OVR - признак перевыполнения (при выполнении арифметических операций OVR = С3 + С4, где С3 - перенос, передаваемый в старший разряд); если числа представляются со знаковым разрядом, то при

OVR = 1 искажается знаковый разряд, т.е. итог оказывается неверным.

Обозначение эмблемой - это операция по разрядного суммирования Структурная схема ЭВМ - реферат по модулю 2 (эту операцию именуют так же операцией "исключающее либо" либо операцией "неравнозначности").

БЛОК УПРАВЛЕНИЯ (БУ). Блок предназначен для преобразования содержимого поля кода операции i8...i0 команды в систему управляющих сигналов, под действием которых в узлах микросхемы МПС производятся операции.

44. АССЕМБЛЕР К580

После того, как программка написана на языке Структурная схема ЭВМ - реферат высочайшего уровня она транслируется в машинный код, но программку можно написать на ассемблере, который так же как и машинный код нацелен на архитектуру данной машины. Ассемблером именуется программка - транслятор с символического языка, который именуется языком ассемблера. Язык именуется символическим, так как операции в нем записываются в виде сокращений британских заглавий Структурная схема ЭВМ - реферат этих операций.

Разглядим операцию сложения 2-х 16-ти значных десятичных чисел, записанных в двоично - десятичном коде. Чтоб сложить их в 8-ми разрядном МП нужно повторить операцию сложения 8 раз. Один из регистров употребляется в качестве счетчика. Две пары регистров употребляют для указания адресов в ОЗУ, в каком записаны слагаемые. Сложение Структурная схема ЭВМ - реферат начинается с младших разрядов. Любая десятичная цифра записывается 4-мя разрядами, означает в первом цикле будут складываться две десятичные числа.

Метод решения задачки смотрится последующим образом:

1. Определение в памяти адреса слагаемых.

NA 100(H) - 107(H)

NB 108(H) - 10F(H)

2. Загружаем в аккумулятор два младших десятичных разряда числа NA, которые записаны по Структурная схема ЭВМ - реферат адресу 100 (Н)

3. Складываем содержимое аккума и 2 младших десятичных разряда числа NB, записываем по адресу 108 (Н)

4. Записываем итог сложения по адресу NА (100Н)

5. Увеличиваем содержимое регистров А и В на 1, а содержимое счетчика уменьшаем на 1. В аккумулятор помещается содержимое ячейки 101H, которая складывается в аккуме с содержимым ячейки 109H. И Структурная схема ЭВМ - реферат так происходит до того времени пока счетчик не обнулится.

При сложении двоично - десятичных чисел должна проводится операция DAA - десятичной корректировки аккума: которая заключается в том: что если при сложении вышла нелегальная композиция, то добавляется цифра 6, т.к. перенос в 4-х разрядном двоичном числе формируется на цифре 16, а в десятичном Структурная схема ЭВМ - реферат - на цифре 10, то добавляя 6 мы формируем цифру переноса в старший разряд и избавляемся от нелегальной композиции.

Команда на ассемблере содержит 4 поля, которые отделяются друг от друга пробелом либо знаками (: ; -) зависимо от типа ЭВМ.

1-ое поле именуется меткой либо именованием. Оно заполнено не всегда, а исключительно в случае неоднократного воззвания к этой команде Структурная схема ЭВМ - реферат.

2-ое поле - поле операции. Заполняется всегда.

Третье поле - поле операнда. Есть операции (останов, конец), в каких операнд не указывается.

4-ое поле - поле комментария. Не транслируется в двоичный код и является поясняющим.

ПРИМЕР Программки:

1. LXI D,NA

2. LXI D,NB

3. MVI C.8

4. XRA

5. LOOP: LDAX D

6. ADC M

7. DAA

8. STAX D

9. INX H

10. INX D

11. DCR C

12 JNZ LOOP

ком Структурная схема ЭВМ - реферат 1. команда конкретной загрузки адреса NA в память в регистры D, E (запись 100)

ком 2. команда конкретной загрузки адреса 108(H) в регистры H,L

ком 3. команда конкретной пересылки числа циклов (8) в счетчик, которым является регистр С

ком 4. операция чистки либо обнуления аккума. Исключает "Либо" либо cложение по модулю два содержимого аккума с самим собой Структурная схема ЭВМ - реферат.

ком 5. имеет имя, т.к. к ней обращаются не один раз в процессе выполнения

программки. По этой команде происходит загрузка в аккумулятор содержимого ячейки ОЗУ, номер которой записан в регистрах D,E. Команда косвенной адресации, т.е. в коде команды указывается номер регистра, содержащего номер ячейки ОЗУ, содержащей Структурная схема ЭВМ - реферат операнд. На первом шаге это будет ячейка 100(Н)

ком 6. содержимое аккума, которое является содержимым ячейки 100(Н) на первом шаге, складывается с б NB, который содержится в ячейке 108(Н). Буковка М значит, что NB считывает из ячейки ОЗУ

ком 7. команда десятичной корректировки

ком 8. STORE - команда с косвенной адресацией. Итог Структурная схема ЭВМ - реферат сложения помещается в ячейку ОЗУ, номер который записан в регистре D.

ком 9. Инкремент - повышение на 1 содержимого регистра H

ком 10. Инкремент - повышение на 1 содержимого регистра D

ком 11. Декремент - уменьшение на 1 содержимого регистра С (счетчика)

ком 12. Команда условного перехода. Если содержимое счетчика не ноль, то

осуществляется переход к метке LOOP.


struktura-uroka-i-harakteristika-ego-chastej-programma-po-fizicheskomu-vospitaniyu-sostoit-v-osnovnom-iz-4-razdelov.html
struktura-uroka-proizvodstvennogo-obucheniya.html
struktura-ustanovlennoj-moshnosti-i-sostav-elektrostancij-na-territorii-smolenskoj-oblasti.html